[新聞] 進入HBM4之後,邏輯和記憶體半導體界線逐
重要
標題:進入HBM4之後,邏輯和記憶體半導體界線逐漸被打破,晶圓代工廠在記憶體的角色愈來愈
重要
新聞來源:iKnow科技產業資訊室
原文網址:https://bit.ly/47A3LUs
原文:
三星電子和SK海力士正在為性能最佳的第五代HBM3E高頻寬記憶體展開全面爭奪。如今隨
著JEDEC宣布下一代 HBM4 規範已接近最終確定,這一被稱為遊戲規則改變者的HBM4,將
徹底改變,邏輯半導體和記憶體半導體之間的界限。
因為以往記憶體晶片是由三星、SK海力士和美光等廠商生產。至於邏輯晶片,則是由於台
積電、三星和英特爾等晶圓代工主導。可是進入HBM4,其製造流程與前幾代不同,因為充
當HBM晶片大腦的邏輯晶片必須交由晶圓代工公司而不是記憶體製造商生產。
簡單來說,這將引發了無晶圓廠(IC設計公司)、晶圓代工廠和記憶體半導體公司之間爭
奪主導地位的鬥爭。也就是說,晶圓代工廠有機會進入該領域,並扮演關鍵性角色。這也
是為什麼SK海力士和三星都紛紛來尋求與台積電合作的關鍵了。
HBM 基於高效能 3D 堆疊 SDRAM 架構。 HBM3 於 2022 年推出,能夠實現龐大的記憶體
頻寬。四個 HBM3 堆疊透過運行速度為 6.4 Gb/s 的介面連接到處理器,可提供超過
3.2 TB/s 的頻寬。透過記憶體的 3D 堆疊,可以在極小的、節能的佔地面積內實現高頻
寬和高容量。 HBM3 (HBM3E) 的擴展將每個 HBM3E 設備的資料速率提高到 9+ Gb/s,吞
吐量提高到超過 1 TB/s。
HBM4 將使數據線數量增加一倍,達到 2,048 條,公佈的數據速率高達 6.4 Gb/s。這會
將每個 HBM4 裝置的頻寬提高到 1.6 TB/s,因此具有 8 個 HBM4 裝置的 GPU 將實現超
過 13 TB/s 的聚合記憶體頻寬。
其實,HBM技術涉及將DRAM核心晶片堆疊在充當基礎的邏輯晶片之上,並且零組件垂直互
連。在HBM3之前,三星電子和SK 海力士等公司仍是製造HBM的所有組件的主導廠商,即使
邏輯晶片也是由他們生產。然而,隨著HBM4的推出,邏輯晶片將由晶圓代工廠使用超精細
製程生產,從而可以整合更強大的運算功能。為此,台積電也升級了名為 CoWoS 的先進
封裝技術。
半導體產業認為,目前的封裝技術將GPU等邏輯半導體與HBM放在一起,未來幾年內將演變
成一種更複雜的技術,即以三維垂直組裝方式將HBM堆疊在GPU之上。台積電的最新先進封
裝技術藍圖,確保了主導地位。
雖然三星計劃提供從DRAM生產到邏輯晶片生產和先進封裝的turnkey服務。不過,三星發
現無論是輝達或者是超微比較喜歡台積電生產的邏輯晶片,這逼得三星必須考慮使用台積
電的技術來滿足客戶需求。
總之,HBM4打破了邏輯和記憶體半導體的界線,讓擁有先進製程和封裝技術的晶圓代工廠
扮演舉足輕重的角色。
心得:
三星電子與SK海力士正在爭奪第五代HBM3E高頻寬記憶體,而即將推出的HBM4規範將顛覆
傳統半導體界限。HBM4將由晶圓代工廠負責邏輯晶片生產,使其在半導體產業中扮演關鍵
角色,這一變化促使三星與台積電合作以滿足市場需求。HBM4的高頻寬和先進封裝技術將
為GPU等應用帶來顯著效益,進一步強調了邏輯和記憶體之間的融合,並使晶圓代工廠在
市場競爭中佔據重要地位。
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 203.145.192.245 (臺灣)
※ 文章網址: https://www.ptt.cc/bbs/IA/M.1726713004.A.5BD.html